1. 研究目的与意义
基于FPGA的自适应数字频率计的设计是工程实践性课题,主要目的是培养学生将所学习的C语言、C 、汇编等编程知识、嵌入式设计、单片机设计等技能运用到实际的嵌入式系统设计中,结合相关的硬件资源和开发平台,完成具有一定专用功能的嵌入式系统设计。
频率计在电子产品开发中也是广受重视的领域。
很多厂家根据各种实际应用需要开发出了很多不同性能、不同档次的各类频率计产品[1]。
2. 课题关键问题和重难点
问题一数字频率计由系统频率产生和测量两部分构成。
怎么来实现它的两部分功能? 系统频率设置通过4*4个键盘完成。
以及程序扫描方法。
3. 国内外研究现状(文献综述)
在电子工程,资源勘探,仪器仪表等相关应用中,频率计是工程技术人员必不可少的测量工具。
频率测量也是电子测量技术中最基本最常见的测量之一。
不少物理量的测量,如转速、振动频率等的测量都涉及到或可以转化为频率的测量。
4. 研究方案
所谓频率,就是周期性信号在单位时间(1秒)内变化的次数。
若在一定的时间间隔T内计数,计得某周期性信号的重复变化次数为N,则该信号的频率可表达为:f = N / T . 设计方案一 查找文献,完成基于FPGA的自适应数字频率计的功能、电路模块的系统级和划分; 二完成数字频率计核心模块设计,以及其他主体模块设计;首先,将被测信号加到闸门的输入端。
由一个高稳定的石英振荡器和一系列数字分频器组成了时基信号发生器,它输出时间基准(或频率基准)信号去控制门控电路形成门控信号④,门控信号的作用时间T是非常准确的(由石英振荡器决定)。
5. 工作计划
具体工作进度要求(按周次填写): 第1周: 查找文献和翻译文献 第2周: 撰写开题报告 第3周: 系统的总体设计和规划 第4周: 系统电路模块的设计 第5周: 系统电路模块的验证第6周: 程序设计第7周: 功能验证第8周: 系统的整合第9周: 系统的测试和验证第10周:系统的实验数据收集第11周:规整毕设资料,撰写论文 第12周:提交论文 第13周:准备答辩 第14周:毕设结束工作(1)文档 3000汉字的英文翻译并附原文; 开题报告一份,总字数不少于3000汉字; 毕业设计报告(论文)一份,字数不少于10000汉字,符合规范化格式要求。
(2)实物成果(如:图纸、软硬件、产品等)的规格与数量或性能指标要求 ① 完成FPGA的自适应数字频率计的基本功能; ② 根据需要进行标准化设计; ③ 搭建测试系统,验证功能;
以上是毕业论文开题报告,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。